[其他]一種用VIAC控制器的視頻圖象存貯檢索系統無效
| 申請號: | 85205732 | 申請日: | 1985-12-28 |
| 公開(公告)號: | CN85205732U | 公開(公告)日: | 1987-01-28 |
| 發明(設計)人: | 李建;馬德云;徐乃華 | 申請(專利權)人: | 江蘇省公安廳 |
| 主分類號: | H04N5/76 | 分類號: | H04N5/76 |
| 代理公司: | 江蘇省專利服務中心 | 代理人: | 周曉梅 |
| 地址: | 江蘇省南京*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 viac 控制器 視頻 圖象 存貯 檢索系統 | ||
本發明涉及以視頻信號進行圖象的存貯與檢索的控制系統。
本發明的已有技術是:利用微電腦進行圖象的存貯檢索。先要將圖象的視頻信號轉化為數字信號進行存貯,檢索時再由數字信號恢復成視頻信號進行圖象顯示,用這種數字信號方式存貯檢索圖象,由于A/D轉換后數碼率很高,帶來存貯的容量問題不好解決。采用模擬信號方式進行存貯檢索,就要在處于運動方式或靜象方式的視頻信號載體上插入和檢出地址編碼信號。在圖象的視頻信號場消隱期間插入一個壓縮的地址編碼信號的設想已在1967.2.24的日本專利NO.42/4540上提出,后于1979.9.11的美國專利4.159,480上提出了一種實施方案,該方案是基于SMPTE時間碼之上的,它采用時、分、秒、幀計時,同步復位方式和冗余碼校正等。在視頻信號的場消隱期間插入的是三組重復的地址編碼信號,每組有90bit。在這樣高位率情況下采用同步復位方式來保證地址碼的讀出精度,勢必要對錄象設備的頻率特性、時基穩定性和信噪比等性能提出很高的要求。因此在實際使用中該方案只能使用高檔的微電腦(處理速率在8兆以上)和錄象機(磁帶寬度在1吋以上)。
本發明的任務是設計一種以模擬信號方式存貯檢索圖象信號的控制系統,并要求該系統可以采用低檔的微電腦(處理速率在2兆以上)和錄象機(磁帶寬度≥ 1/2 吋)。
本發明的技術解決方案是:設計一個能在視頻信號場消隱期間插入檢出圖象的地址編碼信號(VIAC:VERTICAL????INTERVAL????ADDRASS????CODE)的控制器。由該控制器連接微電腦、攝象機、錄象機、監示器、視頻復制機、靜止圖象收發器和終端機構成一個完整的視頻圖象存貯檢索系統。VIAC控制器的輸入端分別連接攝象機和錄象機的視頻輸出端;VIAC控制器的輸出端接錄象機的視頻輸入端;VIAC控制器兼用微電腦中的CTC接口和SIO接口。并通過SIO接口與微電腦交換所存圖象的地址碼,由微電腦進行比較運算,再通過PIO接口與錄象機的遙控端連接,控制錄象機操作。VIAC控制器由一個地址碼插入電路和一個采用副載波恢復方式和復位方式雙重鎖定的地址碼檢出電路構成。地址編碼插入電路將一組不重復的地址編碼信號,包括8-32bit地址碼、5-8bit幀識別碼以及奇偶校檢碼等,插入在視頻信號的場消隱期間,在需要讀出時,由有雙重鎖定的地址碼檢出電路確保該地址碼信號的精確讀出。
具體敘述如下:
地址碼插入電路部分:
該電路部分由射隨驅動電路(3)和(9)、同步分離電路(4)、門脈沖形成電路(5)、微電腦中的CTC接口(7)和SIO接口(12)、插入電路(10)、緩沖器(11)、副載波恢復電路(13)、整形電路(14)、N分頻器(15)以及一些與非門組成。輸入端(1)輸入待錄入的視頻信號。輸入的視頻信號(1)一路送到驅動電路(3),經同步分離電路(4)分離出行、場同步脈沖。場同步脈沖送至選通門脈沖電路(5)中,作為形成選通脈沖前沿的基準。CTC可編程接口(7)輸出的回零脈沖經與非門后也送到選通門脈沖電路(5)中,作為形成選通脈沖后沿的基準。(5)輸出的選通脈沖和(4)輸出的行脈沖經過與非門輸出欲計數的行頻脈沖。此脈沖送至CTC可編程接口電路(7)中進行計數。當計數計到設定的地址編碼插入位置時,由中央處理器控制SIO可編程接口(12)輸出地址編碼信號。
輸入端(1)視頻信號的另一路送到副載波恢復電路(13),(13)輸出鎖頻鎖相的副載波信號fsc,經整形電路(14)輸出脈沖信號,該脈沖信號經N分頻器(15)N次分頻后得到在頻率和相位上與副載波完全同步的數據時鐘信號。經緩沖器(11)后送到SIO可編程接口電路(12)。作為地址編碼數據的發送時鐘信號。
(12)輸出的地址編碼信號經緩沖器(11)后送插入電路(10)。與此同時,來自輸入端(1)的視頻信號經射隨驅動電路(9)驅動后也送到插入電路(10)中。插入電路將從(11)來的地址編碼信號分別插入在從(9)來的視頻信號的場消隱期間的設定行中。這樣,在(2)端輸出的是含有地址編碼的視頻信號。
地址碼檢出電路部分由射隨驅動電路(3)、同步分離電路(4)、選通門脈沖形成電路(5)和(22)、微電腦中的CTC接口、SIO接口和CPU、副載波恢復電路(13)、整形電路(14)和(21)、N分頻器(15)、緩沖器(11)、鎖相脈沖形成電路(25)和一些與非門構成。從輸入端(1)輸入已插入地址編碼信號的視頻信號,該視頻信號經(3)、(4)、(5)、(7)電路,其信號處理過程與地址編碼插入時相同。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于江蘇省公安廳,未經江蘇省公安廳許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://m.szxzyx.cn/pat/books/85205732/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:組合褲
- 下一篇:一種帶手柄的外墻角抹灰工具





