[其他]單個半導體芯片上的多處理機無效
| 申請號: | 86102305 | 申請日: | 1986-04-10 |
| 公開(公告)號: | CN86102305A | 公開(公告)日: | 1986-11-19 |
| 發明(設計)人: | 索馬斯·J·約翰;理查德·P·凱利;詹·庫·申;邁克爾·M·拉古英 | 申請(專利權)人: | 霍尼韋爾信息系統公司 |
| 主分類號: | G06F15/16 | 分類號: | G06F15/16 |
| 代理公司: | 中國國際貿易促進委員會專利代理部 | 代理人: | 王以平 |
| 地址: | 美國馬薩諸塞*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 單個 半導體 芯片 處理機 | ||
1、數據處理系統包括執行一個基本操作系統指令處理機、一個科學指令處理機以及一個商業指令處理機的功能度的裝置,這些處理機集成在單個半導體邏輯芯片上,上述半導體裝置包括:
存儲多個操作數的寄存器文件裝置;
與上述寄存器文件裝置相聯接的,用來處理上述多個操作數中的第一類操作數的二進制單元裝置,該類操作數包括浮點操作數的尾數和基本操作系統操作數的二進制數據;
與上述寄存器文件裝置相聯接的,用來處理上述多個操作數的第二類操作數的十進制單元裝置,該類操作數包括二一十進制操作數;
與上述寄存器文件裝置相聯接的,用來處理上述第一類多個操作數的指數裝置,該類操作數包括上述浮點操作數的指數;
這里,處理上述多個操作數的第一類及第二類操作數所得的結果回存在上述寄存器文件裝置中。
2、權利要求1所述的裝置,其中,所述二進制裝置包括:
第一算術邏輯單元裝置,該裝置用于對上述多個操作數的第一類操作數中的第一和第二操作數進行算術操作,從上述寄存器文件裝置同時接收到上述第一和第二操作數,上述第一算術邏輯單元裝置產生表示上述算術運算結果的第三操作數。
3、權利要求2所述的裝置,其中,上述二進制單元裝置還包括:
與上述第一算術邏輯單元裝置和上述寄存器文件裝置相聯接的移位器裝置,用于在該裝置得到所述算術操作的指示時使從上述第一算術邏輯單元裝置接收來的上述第三操作數移位一個預定量,由此產生存儲于上述寄存器文件裝置中的第四操作數。
4、權利要求3所述的裝置,其中,上述二進制單元裝置還包括:
與上述移位器裝置、上述第一算術邏輯單元裝置及上述寄存器文件裝置相聯接的Q寄存器裝置,該裝置用于把兩倍長度的操作數移位一預定的量,以使上述移位后的兩倍長度的操作數存儲到上述寄存器文件裝置中。
5、權利要求4所述的裝置,其中,所述Q寄存器裝置還要與上述移位器聯接,該裝置用來分別接收乘法和除法操作過程中的部分乘積和部分商,以傳遞到上述寄存器文件裝置中。
6、權利要求5所述的裝置,其中所述十進制單元裝置包括:
與上述寄存器文件裝置相聯接的乘數寄存器裝置,該裝置用于在上述乘法操作中存儲上述多個操作數內第二類操作數的逐次乘數數字;
與上述乘數裝置及上述寄存器文件裝置相聯接的只讀存儲器裝置,該裝置用于接收來自上述乘數寄存器裝置的各個逐次乘數數字和各個依次來自上述寄存器文件裝置的被乘數數字,以產生一個“個”(units)部分乘積與一個“十”(tens)部分乘積;
與上述寄存器文件裝置及上述只讀存儲器裝置相聯接的第二算術邏輯單元裝置,該裝置用于接收來自上述寄存器文件裝置的前位部分乘積,和來自上述只讀存儲器裝置的上述“個”(units)及“十”(tens)部分乘積,以產生存入上述寄存器文件裝置中的下一個部分乘積。
7、權利要求6所述的裝置,其中,上述指數裝置包括:
與上述寄存器文件相聯接的指數寄存器文件裝置,該裝置用于接收上述浮點操作數的指數;
與上述指數寄存器文件裝置及上述寄存器文件裝置相聯接的第三算術邏輯單元裝置,該裝置在浮點乘法操作時將第一和第二指數相加,在浮點除法操作時將第一和第二指數相減,以存入到上述寄存器文件裝置中。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于霍尼韋爾信息系統公司,未經霍尼韋爾信息系統公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://m.szxzyx.cn/pat/books/86102305/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:帶可釋放鎖頭的開口棘輪狀扳手
- 下一篇:腦電圖儀電極帽





