[其他]數字電路斷流器的均方根值計算電路無效
| 申請號: | 86103901 | 申請日: | 1986-06-10 |
| 公開(公告)號: | CN86103901A | 公開(公告)日: | 1986-12-10 |
| 發明(設計)人: | 約翰·詹姆斯·多爾蒂 | 申請(專利權)人: | 通用電氣公司 |
| 主分類號: | H01H71/00 | 分類號: | H01H71/00 |
| 代理公司: | 中國專利代理有限公司 | 代理人: | 董江雄,杜有文 |
| 地址: | 美國紐約州·*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數字電路 斷流 方根 計算 電路 | ||
1、用于保護配電系統的一種倍頻電路,其特證在于包括:
具有輸入第一個頻率電源的一個邏輯門;
具有輸入第二個頻率電源的一個二進制計數器;
一個供給固定時鐘率的定時器;
連接所述計數器、所述定時器和所述邏輯門的一個觸發器,以提供輸出頻率,此頻率是所述第一和第二輸入頻率的函數。
2、根據權利要求1的倍頻電路,其中所述邏輯門包括一個“與”門,此“與”門之另一個輸入與所述觸發器的Q輸出相連接。
3、根據權利要求1的倍頻電路,其中所述二進制計數器包括一個1∶N計數器,來自所述1∶N計數器的輸出被接到所述觸發器的置“1”(SET)輸入端。
4、根據權利要求2所述倍頻器,其中來自所述定時器的一個輸出與所述觸發器的復位(RESET)輸入相連,而觸發器Q輸出被連接到所述定時器的允許(ENABLE)輸入端,使得此定時器在所述觸發器置“1”(SET)和所述Q輸出處在高狀態時能允許。
5、根據權利要求1的倍頻器,其中所述第一、第二頻率源各含有一個電壓/頻率(V/F)轉換器。
6、用于保護電源配電系統的一種頻率平方電路,其特征在于包括:
一個具有輸入頻率源的邏輯門,其頻率表示流過保護電路的電流值;
一個二進制計數器,它具有一個與所述頻率源共同連接的輸入和與RS觸發器的置“1”(SET)位相連接的輸出端,所述觸發器的Q輸出與所述邏輯門的另一個輸入相連;以及
一個供給固定時鐘率的定時器,所述定時器的一個輸出與所述觸發器的復位輸入端相連,所述定時器之允許EN(ENABLE)輸入端與所述觸發器Q輸出端及所述邏輯門的另一輸入端共同連接,這樣所述邏輯門的輸出是所述輸入頻率的倍數。
7、根據權利要求6的頻率平方電路,其中所述邏輯門是一個“與”門,而所述二進制計數器則是一個1∶N計數器。
8、根據權利要求6的頻率平方電路,其中所述頻率源是一個電壓/頻率轉換器(V/F),所述電壓系由所述電流電路導出。
9、用于數字電路斷流器的一種電流調節電路,其特征在于包括:
電壓/頻率轉換裝置,由此流過保護電路的電流首先被轉換成電壓,其中所述電壓被轉換成輸入頻率,所述輸入頻率包含許多個正比于所述電路電流的脈沖;
一個頻率平方電路,該電路包含一個“與”門、一個二進制計數器和一個借助RS觸發器連接的1∶N數字定時器,所述“與”門的一個輸入和所述1∶N計數器與所述電壓/頻率轉換器共同連接,所述觸發器的一個置“1”(SET)輸入與所述1∶N計數器的一個輸出相連,所述定時器的一個輸出端所述觸發器的復位(RESET)輸入端相連接,同時所述觸發器的Q輸出端和所述定時器的允許(ENABLE)輸入及所述“與”門的另一個輸入端共同連接在一起,以在“與”門中輸出一個正比于所述輸入頻率倍數的頻率;
數字檢拾電路裝置,用以在所述電路電流超過預定檢測值時從所述二次頻率中作出判定;以及通過計數器與所述二次頻率連接的解扣電路裝置,從中產生一個與所述二次頻率成反比的時間增量,然后,當所述電路電流在預定時間周期內超過所述之檢測值時,所述解扣電路就啟動解扣操作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于通用電氣公司,未經通用電氣公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://m.szxzyx.cn/pat/books/86103901/1.html,轉載請聲明來源鉆瓜專利網。





