[其他]雙重二進制編碼信號解碼器無效
| 申請號: | 88101687 | 申請日: | 1988-03-05 |
| 公開(公告)號: | CN88101687A | 公開(公告)日: | 1988-12-07 |
| 發明(設計)人: | 莫斯坦尼亞·蘭納比;菲利普·沙·林比亞 | 申請(專利權)人: | 菲利浦光燈制造公司 |
| 主分類號: | H03M13/00 | 分類號: | H03M13/00;H04N7/20;H04N11/00 |
| 代理公司: | 中國專利代理有限公司 | 代理人: | 匡少波,李先春 |
| 地址: | 荷蘭艾*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 雙重 二進制 編碼 信號 解碼器 | ||
1、信號解碼裝置,該信號是在傳輸信道輸出端接收到的,是經過對二進制數字信號序列進行雙重編碼的,其特征在于它包括:
(A)用于確定和構成二進制通道的第一級,它包括:
(a)分別貯存狀態概率P(Y/0)、P(Y/1)、P(Y/2)的第一、第2和第三個存貯器,在KT時刻,其中K是連續數字取樣點的序號,當雙重二進制信號X=0,1或2在傳輸信道上流被傳送時,則接收一個預定的雙重二進制信號Y,為了取得相應的概率,所說的貯存存貯器由接收到的信號Y並聯地寫入地址;
(b)第一和第二個狀態概率選擇和存貯電路,在(K+1)T時刻,它對應于兩個最可能的二進制序列或通道,第一個電路設置在第一和第二個存貯器輸出端位置,而第二個電路設置在第二和第三個貯存存貯器輸出端位置;
(c)一個電路,用于進一步再構成如此選出的二進制通道並選出這兩個中最可能的通道。
(B)第二級電路,它阻止在第一級中所說的選擇和貯存電路的貯存容量的溢出,它設置在所說的兩個電路的輸出端以形成一個反饋環又回到所說電路的輸入端。
2、按照權利要求1所述的裝置,其特征在于:
(1)第一和第二個選擇和狀態概率貯存電路包括:
(b1)第一和第二個乘法器以及第三和第四個乘法器,它們在其第一輸入端接受概率貯存存貯器的輸出,並分別計算參量P(Y/0)·LI(0,K)和P(Y/1)·LI(1,K)或者P(Y/1)·LI(0,K)和P(Y/2)·LI(1,K),其中參量LI(0,K)和LI(1,K)表示與所說的兩個通道相關的概率,這兩個通道是由這些相同的選擇和貯存電路在先選擇的並被加到所說的乘法器的第二個輸入端。
(b2)分別比較第一和第二個以及第三和第四個乘法器輸出值的第一和第二個比較器,其目的是分別選出在第一和第二個乘法器以及第三和第四個乘法器輸出端所出現的兩個概率中較大的那個。
(b3)分別對應于所說的概率的第一和第二個存貯寄存器,其輸出端又反饋到乘法器的第二個輸入端。
(2)二進制通道再構成電路包括:
(c1)兩個移位寄存器,分別貯存對應于由選擇和貯存電路選擇出來的兩個概率的兩個二進制序列;
(c2)用于比較分別由選擇和貯存電路選出的兩個概率貯存寄存器的輸出信號的第三個比較器,其目的是從這兩個概率中選出較大的,並且在兩個二進制序列中的一個被貯存到與之對應的那個移位寄存器中。
3、按照權利要求1所述的裝置,其特征在于:
(1)第一個和第二個選擇和狀態概率貯存電路,包括:
(b1)第一個和第二個加法器以及第三個和第四個加法器,在其第一個輸入端接收概率貯存器的輸出信號,並分別計算參量Log10(P(Y/0)·LI(0,K),Log10(P(Y/1)·LI(1,K)),Log10(P(Y/1)·LI(0,K))以及Log10(P(Y/2)·LI(1,K)),其中參量LI(0,K)和LI(1,K)表示與所說兩個通道相關的概率,這兩個通道是由這些相同的選擇和貯存電路在先選擇的,並被加到所說的乘法器的第二個輸入端。
(b2)第一以及第二個比較器,分別比較第一個和第二個以及第三個和第四個加法器的輸出值,其目的是選擇所說的兩個相關的概率中較大的那個。
(b3)第一個和第二個貯存寄存器,貯存所說的分別選擇相關的概率的十進制對數,其輸出端反饋到乘法器的第二個輸入端;
(2)二進制通道再構成電路包括:
(c1)二個移位寄存器,分別貯存與分別由選擇和貯存電路選出的兩個概率相對應的二進制序列。
(c2)第三個比較器,比較貯存分別由選擇和貯存電路選出的概率的十進制對數的兩個寄存器的輸出,其目的是選出這兩個概率中較大的那個,以及在所說的移位寄存器中兩個二進制序列中與之對應的那個。
4、按照權利要求2或3所述的裝置,其特征在于阻止存貯容量溢出的第二級包括:
(d)一個連接到用于選擇的第三個比較器輸出端的開關電路,在該比較器的控制下,兩個概率中的一個被每個選擇和貯存電路優先選出;
(e)一個電路,用于計算由所說的開關電路所選出的概率的系數;
(f)一組三個並聯的減法器,分別設在狀態概率貯存存貯器的輸出端與選擇和貯存電路中相應的乘法器或加法器輸入端之間。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于菲利浦光燈制造公司,未經菲利浦光燈制造公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://m.szxzyx.cn/pat/books/88101687/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:可回縮編織物套管
- 下一篇:無縫鋼管的穿孔和制造方法
- 同類專利
- 專利分類





