[其他]整數(shù)變換為剩余碼組的電路在審
| 申請(qǐng)?zhí)枺?/td> | 101985000007067 | 申請(qǐng)日: | 1985-09-27 |
| 公開(kāi)(公告)號(hào): | CN85107067B | 公開(kāi)(公告)日: | 1988-03-16 |
| 發(fā)明(設(shè)計(jì))人: | 趙惠溥 | 申請(qǐng)(專利權(quán))人: | 趙惠溥 |
| 主分類號(hào): | 分類號(hào): | ||
| 代理公司: | 暫無(wú)信息 | 代理人: | 暫無(wú)信息 |
| 地址: | 河北省石家莊市新華路河北*** | 國(guó)省代碼: | 河北;13 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | 把二進(jìn)制整數(shù)一一對(duì)應(yīng)地變換為一組大模數(shù)剩余碼,要求有一種簡(jiǎn)單的工程上容易實(shí)現(xiàn)的方法和電路,本發(fā)明提出一種求剩余碼的相加方法和具體電路。把二進(jìn)制整數(shù)按一定規(guī)則分為兩個(gè)字段進(jìn)行相加,并經(jīng)過(guò)校正求得剩余碼。采用多層次變換來(lái)縮短碼的字長(zhǎng)、電路采用對(duì)操作數(shù)分組并行相加的方法,沒(méi)有進(jìn)位鏈。這種剩余碼可用來(lái)實(shí)現(xiàn)快速并行運(yùn)算,能提高運(yùn)算速度4倍到8倍。本發(fā)明用于CPU的檢錯(cuò),可提高檢錯(cuò)能力17倍到1千倍。 | ||
| 搜索關(guān)鍵詞: | 整數(shù) 變換 剩余 電路 | ||
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于趙惠溥,未經(jīng)趙惠溥許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買(mǎi)此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://m.szxzyx.cn/patent/101985000007067/,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 非整數(shù)分頻
- 非整數(shù)位系統(tǒng)
- 估算整數(shù)頻偏的方法與整數(shù)頻偏估算裝置
- 整數(shù)序列編碼方法、承載編碼的整數(shù)序列的存儲(chǔ)設(shè)備和信號(hào)以及整數(shù)序列解碼方法
- 一種基于蛻變關(guān)系的整數(shù)溢出故障檢測(cè)方法
- 一種整數(shù)編碼方法、裝置和存儲(chǔ)介質(zhì)
- 嵌入預(yù)設(shè)高斯整數(shù)的完美高斯整數(shù)序列設(shè)計(jì)新方法
- 整數(shù)運(yùn)動(dòng)補(bǔ)償
- 整數(shù)MV運(yùn)動(dòng)補(bǔ)償
- 整數(shù)除法運(yùn)算裝置及整數(shù)除法運(yùn)算方法





