[其他]微處理機系統無效
| 申請號: | 85107221 | 申請日: | 1985-09-28 |
| 公開(公告)號: | CN85107221A | 公開(公告)日: | 1986-07-30 |
| 發明(設計)人: | 竹中勉 | 申請(專利權)人: | 株式會社東芝 |
| 主分類號: | G06F15/20 | 分類號: | G06F15/20 |
| 代理公司: | 中國國際貿易促進委員會專利代理部 | 代理人: | 姚珊 |
| 地址: | 日本神奈*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 微處理機 系統 | ||
1、通過把具有n/2位寬度數據總線的存儲器與/或I/O裝置連接到具有n位寬度數據總線的微處理機而構成的微處理機系統,包括:
上述的微處理機;
在存取n位存儲器與/或I/O裝置的狀態下,用于產生控制信號的時間發生器;
用于向上述的存儲器與/或I/O裝置發送讀/寫控制信號,并向地址鎖存計數器裝置發送由上述微處理機產生的狀態數據所得到的地址鎖存控制信號的讀/寫控制器裝置;
用于響應來自上述讀/寫控制器裝置的控制信號從上述微處理機取出地址,并將此地址傳送到上述存儲器與/或I/O裝置的地址鎖存計數器;
用于響應來自上述時間發生器裝置的控制信號,將總線設置為存取上述有n位寬度數據總線的存儲器與/或I/O裝置狀態的總線轉換器;
其特征在于:
上述時間發生器裝置包括以下裝置:
用于檢測出上述微處理機當前執行的指令是對上述存儲器與/或I/O裝置的需要兩個存取周期的字傳送指令,并確定該指令存取的起始地址是偶數地址還是奇數地址;
用于當該指令被確定為定時上述存儲器與/或I/O裝置的字傳送指令時,向上述微處理機發送控制信號,在第一個存取周期中,該控制信號將上述微處理機設置為等待狀態,在第二個存取周期中,該控制信號撤消上述微處理機的等待狀態;
用于對允許產生的讀/寫控制信號的次數進行計數,并當第二個存取周期結束時,清除內部線路;
用于向讀/寫控制器裝置發送信號以控制讀/寫控制信號的產生,向地址鎖存計數器發送地址修改信號,當某指令被確定為是對上述存儲器與/或I/O裝置的字傳送指令時,有選擇地向總線轉換器發送控制信號,這些控制信號彼此不同以便用于區別起始地址是偶數地址或是奇數地址;
上述讀/寫控制器裝置進而包括根據來自上述時間發生器裝置的信號,通過允許/禁止讀/寫控制信號實現兩個存取周期的線路裝置;
上述地址鎖存計數器裝置進而包括用于向上述時間發生器裝置和上述存儲器與/或I/O裝置發送鎖存地址,用于當讀/寫控制信號被禁止時,響應來自上述時間發生器裝置的控制信號,修改地址數據,并用于將此修改過的地址傳送至上述存儲器與/或I/O裝置的線路裝置;
上述總線轉換器裝置進而包括如下線路裝置:響應來自上述時間發生器裝置的控制信號,在第一個存取周期中操作以實現:當該指令被確定為是從偶數地址開始的讀周期的字傳送指令時,來自上述存儲器與/或I/O裝置的數據就做為n位數據的最低有效部分被鎖存,而當該指令被確定為是從奇數地址開始的讀周期的字傳送指令時,來自上述存儲器與/或I/O裝置的數據就做為n位數據的最高有效部分被鎖存,因此,當某指令被確定為是從偶數地址開始的寫周期的字傳送指令時,由上述微處理機產生的n位數據的最低有效部分就被傳送至上述存儲器與/或I/O裝置,當寫周期的字傳送指令是從奇數地址開始時,最高有效部分就被傳送至上述存儲器與/或I/O裝置;上述總線轉換器裝置在第二個存取周期中操作以實現:當某指令被確定為是從偶數地址開始的讀周期的字傳送指令時,來自上述存儲器與/或I/O裝置的數據做為n位數據的最高有效部分,和第一個存取周期的數據一起,被傳送至上述微處理機,并當讀周期的字傳送指令是從奇數地址開始時,來自上述存儲器與/或I/O裝置的數據做為n位數據的最低有效部分,和第一個存取周期的數據一起,被傳送至上述微處理機,因此,當某指令被確定為是從偶數地址開始的寫周期的字傳送指令時,來自上述微處理機的n位數據的最高有效部分就被傳送至上述存儲器與/或I/O裝置,當寫周期的字傳送指令是從奇數地址開始時,來自上述微處理機的n位數據的最低有效部分就被傳送至上述存儲器與/或I/O裝置。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社東芝,未經株式會社東芝許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://m.szxzyx.cn/pat/books/85107221/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:胺衍生物的制備方法及其用途
- 下一篇:能剝線的斜口鉗





